|
||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Меню:
Главная
Форум
Литература: Программирование и ремонт Импульсные блоки питания Неисправности и замена Радиоэлектронная аппаратура Микросхема в ТА Рубрикатор ТА Кабельные линии Обмотки и изоляция Радиоаппаратура Гибкие диски часть 2 часть 3 часть 4 часть 5 Ремонт компьютера часть 2 Аналитика: Монтаж Справочник Электроника Мощные высокочастотные транзисторы 200 микросхем Полупроводники ч.1 Часть 2 Алгоритмические проблемы 500 микросхем 500 микросхем Сортировка и поиск Монады Передача сигнала Электроника Прием сигнала Телевидиние Проектирование Эвм Оптимизация Автомобильная электроника Поляковтрансиверы Форт Тензодатчик Силовые полевые транзисторы Распределение частот Резисторные и термопарные Оберон Открытые системы шифрования Удк |
[49] ческой единицы, то сигнал с информационного входа D на выход не передается. Состояние выходов триггера в зависимости от состояния входов приведено в таблице на рис. 7.14. К555КП15. Схема представляет собой коммутатор восьми входов на один выход с тремя состояниями (рис. 7.15). Схема имеет три управляющих входа VI - V3. восемь информационных входов DO - D7, один стробируюший вход Z, два выхода. В зависимости от кодовой комбинации на управляющих входах разрешается передача информации с одного из информационных входов на выходы через одну из восьми схем совпадения И. Стробируюший вход Z при этом должен находиться, в состоянии логического нуля. Уровень логической единицы на стробирующем входе переводит выходы коммутатора в третье состояние. Таблица на рис. 7.16 поясняет, с какого из восьми входов информация передается на выход в зависимости от кодовой комбинации на управляющих входах. OS 04 15 01 10 OS 14 СТ 03 02 OS 07 12 13
Рис. 7.16. К555КП12 Условное обозначение микросхемы Рис. 7.17. K555HD4 Условное обозначение микросхемы ог 01 13 03 14 IS 01 вг О V3 4V4 ВС AOfy At А2 A3 ВО В/ В2Ъ-ВЗ 07 OS 05 04 03 to 11 12
Схема может быть использована в качестве преобразователя параллельного кода в последовательный. К555КП12. Схема представляет собой два коммутатора четырех входов на один выход со стробированием (рис. 7.16). Выходы коммутатора могут принимать три устойчивых состояния. Каждый коммутатор имеет по четыре информационных входа, два управляющих входа VI и V2, являющиеся общими для обоих коммутаторов, стробирующий вход Z и по одному выходу. В зависимости от кодовой комбинации на управляющих входах разрешается передача инсрормации через одну из схем совпадения И каждого коммутатора. Сигнал с соответствующего информационного входа будет передан в прямом коде на выход того коммутатора, стробирующий вход которого находится в состоянии логического нуля. Состояние выходов коммутатора в зависимости от состояния входов приведено в таблице на рис. 7.16. Уровень логической единицы на стробирующем входе Z запрещает коммутацию любого соответствующего входа на выход, который при этом переходит в третье состояние, характеризуемое высоким выходным сопротивлением. Наличие третьего состояния позволяет использовать данную схему при работе на магистраль. Схема может быть использована в качестве преобразователя параллельного кода в последовательный. KSS5HD4. Схема представляет собой два двухразрядных дешифратора (рис. 7.17). Дешифраторы имеют два общих управляющих входа D1 и D2, по два стробирующих входа VI, V2 и V3, V4, а также по четыре выхода АО - A3 и ВО -ВЗ на каждый дешифратор. В зависимости от кодовой комбинации на управляющих и стробирующих входах сигнал, соответствующий уровню логического нуля, появляется на выходе в соответствии с таблицей на рис.7.17. Схема K555HD4 может использоваться для дешифрации трехразрядного кода. В этом случае необходимо объединить входы V2 и V4, а также VI и V3 между собой. В качестве управляющих входов в этом случае используются входы О/, D2 и V2(V4), а вход VKV3) - в качестве стробирующего. Схему К555ИГ34 можно также использовать в качестве сдвоенного демуль-типлексора с одного входа на четыре выхода. В таблице приведены сведения, характеризующие работу каждого из них, если принять, что входы V2 и V4 используются для передачи данных соответственно для первого и второго демультиплексора, входы VI и V3 - стробирующие, а общие входы DI и D2 используются для выбора (подключения) необходимых выходов. Схема трехразрядного дешифратора является одновременно и демультиплексо-ром с одного входа на восемь выходов. Данные подаются на вход VKV3), выбор необходимого выхода осуществляется подачей кодовых комбинаций на входы DI, D2 и V2W). К555ИР16. Схема представляет собой четырехразрядный регистр сдвига (рис. 7.18) с входом последовательного и параллельного занесения и с выходами, принимающими три устойчивых состояния. Схема имеет один информационный вход D для занесения информации в + параллельном коде, четыре входа Dl - D4, управляющий вход V выбора режима работы, тактовый счетный вход С, вход управления Z выходом, четыре выхода /, 2, 4, 8 с каждого разряда регистра. В зависимости от состояния управляющего V и счетного С входов регистр может работать в режимах: параллельного занесения; последовательного занесения со сдвигом вправо; последовательного занесения со сдвигом влево; хранения. Режим параллельного занесения обеспечивается подачей на управляющий вход V уровня логической единицы. При этом вход последовательного занесения отключается, и информация с параллельного входа заносится в соответствующий триггер и появляется на выходе с приходом отрицательного перепада тактового импульса. Режим последовательного занесения со сдвигом вправо, т.е. от младшего разряда к старшему, обеспечивается подачей на управляющий вход V уровня логического нуля. Информация в последовательном коде подается на вход D последовательного занесения. Сдвиг вправо на один разряд осуществляется по каждому отрицательному перепаду тактового импульса. Режим последовательного занесения со сдвигом влево обеспечивается при выполнении внешних соединений выходов каждого разряда регистра с входами параллельного занесения предыдущего разряда. При этом управляющий вход V должен находиться в состоянии логической единицы, а информация в последовательном коде должна подаваться на вход D4 параллельного занесения старшего разряда. Сдвиг информации влево на один разряд осуществляется по каждому отрицательному перепаду тактового импульса. При работе регистра во всех указанных режимах управляющий вход Z должен находиться в состоянии логической единицы. При подаче уровня логического нуля на вход управления выходом Z все выходы переходят в третье состояние, характеризуемое высоким выходным сопротивлением независимо от состояния других входов. Состояние управляющих и счетного входов при различных режимах работы регистра приведено в таблице на рис. 7.18. Заметим, что для организации сдвига влево необходимо выполнить внешние соединения. Соединив последовательно несколько регистров описываемого .типа, можно получить n-разрядный регистр со сдвигом вправо или влево. К555ИЕ7. Схема представляет собой синхронный четырехразрядный реверсивный двоичный счетчик (рис. 7.19). Схема имеет два счетных входа (вход в режиме суммирования +/ и вход в режиме вычитания -/); четыре информационных входа DI, D2, D4, D8 параллельной записи, управляющий вход V, разрешающий параллельную запись информации; вход R установки в нуль; выходы /, 2, 4, 8 четырех разрядов счетчика; выход Р прямого переноса и выход Р обратного переноса, позволяющие осуществить * каскадное соединение счетчиков без дополнительной логики. В зависимости от состояния установочных и управляющих входов возможны четыре режима работы счетчика: режим установки в логический нуль; режим занесения предварительной информации; режим хранения информации; режим счета. Режим установки в логический нуль обеспечивается подачей на вход Р уровня |
Среды: Smalltalk80 MicroCap Local bus Bios Pci 12С ML Микроконтроллеры: Atmel Intel Holtek AVR MSP430 Microchip Книги: Емкостный датчик 500 схем для радиолюбителей часть 2 (4) Структура компьютерных программ Автоматическая коммутация Кондиционирование и вентиляция Ошибки при монтаже Схемы звуковоспроизведения Дроссели для питания Блоки питания Детекторы перемещения Теория электропривода Адаптивное управление Измерение параметров Печатная плата pcad pcb Физика цвета Управлении софтверными проектами Математический аппарат Битовые строки Микроконтроллер nios Команды управления выполнением программы Перехода от ahdl к vhdl Холодный спай Усилители hi-fi Электронные часы Сердечники из распылённого железа Анализ алгоритмов 8-разрядные КМОП Классификация МПК История Устройства автоматики Системы и сети Частотность Справочник микросхем Вторичного электропитания Типы видеомониторов Радиобиблиотека Электронные системы Бесконтекстный язык Управление техническими системами Монтаж печатных плат Работа с коммуникациями Создание библиотечного компонента Нейрокомпьютерная техника Parser Пи-регулятор ч.1 ПИ-регулятор ч.2 Обработка списков Интегральные схемы Шина ISAВ Шина PCI Прикладная криптография Нетематическое: Взрывной автогидролиз Нечеткая логика Бытовые установки (укр) Автоматизация проектирования Сбор и защита Дискретная математика Kb радиостанция Энергетика Ретро: Прием в автомобиле Управление шаговым двигателем Магнитная запись Ремонт микроволновки Дискретные системы часть 2 | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||