назад Оглавление вперед
[51]
Раздел VIII. | Контроллер DMA | 7 6 5 4 | 3 2 10 | DMA1TSELx | DMA0TSELx | rw-(0) rw-(0) rw-(0) rw-(0) | rw-(0) rw-(0) rw-(0) rw-(0) |
Зарезервировано Биты 15-12 [Зарезервировано DMA2TSELX | Биты 11-8 | Выбор источника сигнала запуска DMA. Эти биты определяют источник сигнала запуска DMA-переноса. 0000- Бит DMAREQ (программный запуск) 0001- Бит TACCR2 CCIFG 0010- Бит TBCCR2 CCIFG 0011- URXIFG0 (режим UART/SPI), данные приняты USART0 (режим I2C) 0100- UTXIFG0 (режим UART/SPI), готовность передачи USART0 (режим I2C) 0101- Бит DAC12IFG DAC12 0CTL 0110- Бит ADC12IFGx ADC12 0111- Бит TACCR0 CCIFG 1000- Бит TBCCR2 CCIFG 1001- Бит URXIFG 11010- Бит UTXIFG 11011- Готовность умножителя 1100- Действие не производится 1101- Действие не производится 1110- Бит DMA0IFG запускает канал 1 DMA Бит DMA1IFG запускает канал 2 DMA Бит DMA2IFG запускает канал 0 DMA 1111- Внешний запуск DMAE0 | DMA1TSELX | Биты 7-4 | Подобно DMA2TSELx | DMA0TSELX | Биты 3-0 | Подобно DMA2TSELx |
DMACTL1, регистр 1 управления DMA | | | | | | | | 0 0 0 0 | | | | | | | | | | | | | | | | | ONFETCH | ROUND ROBIN | | | | | | | | | |
Зарезервировано Биты 15-3 Зарезервировано. Только чтение. Всегда читаются как 0. | | Выборка DMA | DMAONFETCH | | 0 - DMA перенос происходит немедленно | 1 - DMA перенос происходит при выборке следующей команды после запуска |
ROUNDROBIN | | Этот бит разрешает циклическое движение приоритетов каналов DMA. 0- Устанавливается следующий приоритет DMA каналов: DMA0-DMA1-DMA2 1- Приоритет DMA каналов изменяется с каждым переносом | | | Разрешение NMI. Этот бит разрешает прерывание DMA переноса немаскируемым прерыванием NMI. Когда NMI прерывает DMA перенос, текущий перенос завершается нормально, но последующие переносы прекращаются и устанавливается флаг DMAABORT. 0- NMI прерывание не прерывает DMA перенос. 1- NMI прерывание прерывает DMA перенос. |
DMAxCTL, DMA регистр управления каналом x 15 14 13 12 | 11 10 9 8 | Зарезервировано | | DMADSTINCRx | DMASRCINCRx | rw-(0) rw-(0) rw-(0) rw-(0) 7 6 5 4 | rw-(0) rw-(0) rw-(0) rw-(0) 3210 | DSTBYTE | DMA DMA DMAEN SRCBYTE LEVEL DMAEN | DMAIFG DMAIE | ADMAT DMAREQ | rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) |
I Зарезервировано Бит 15 [Зарезервирован | Биты 14-12 | Режим переноса DMA. 000- Одиночный перенос 001- Блочный перенос 010- Пакетно-блочный перенос 011- Пакетно-блочный перенос 100- Повторный одиночный перенос 101- Повторный блочный перенос 110- Повторный пакетно-блочный перенос 111- Повторный пакетно-блочный перенос | DMADSTINCRx | Биты 11-10 | Инкремент DMA получателя. Этот бит позволяет выбрать автоматическое инкрементирование или декрементирование адреса получателя после переноса каждого байта или слова. Когда DMADSTBYTE=1, адрес получателя инкрементирует-ся/декрементируется на единицу. Когда DMADSTBYTE=0, адрес получателя инкрементируется/декрементируется на 2. DMAxDA копируется во временный регистр и уже временный регистр инкрементируется или декрементируется. DMAxDA не инкрементируется и не декрементируется. 00- Адрес получателя не изменяется 01- Адрес получателя не изменяется 10- Адрес получателя декрементируется 11- Адрес получателя инкрементируется |
| | Инкремент DMA источника. Этот бит позволяет выбрать | | | автоматическое инкрементирование или декрементирование | | | адреса источника после переноса каждого байта или слова. | | | Когда DMASRCBYTE=1, адрес источника инкрементируется/ | | | декрементируется на единицу. Когда DMASRCBYTE=0, адрес | | | источника инкрементируется/декрементируется на 2. DMAxSA | DMASRCINCRx | Биты 9-8 | копируется во временный регистр и уже временный регистр инкрементируется или декрементируется. DMAxSA не инкре-ментируется и не декрементируется. 00- Адрес источника не изменяется 01- Адрес источника не изменяется 10- Адрес источника декрементируется 11- Адрес источника инкрементируется | | | Байт DMA получателя. Этот бит определяет формат получате- | DMADSTBYTE | | ля: байт или слово. | 0- Слово. 1- Байт. | | | Байт DMA источника. Этот бит определяет формат источник: | DMASRCBYTE | | байт или слово. | 0- Слово. 1- Байт. | | | Уровень DMA. Этот бит позволяет выбрать условие запуска | DMALEVEL | | переноса: по перепаду или по уровню. | 0- Чувствительность к перепаду (фронт сигнала) 1- Чувствительность к уровню (высокий уровень) | | | Разрешение DMA | | | 0- Запрещено 1- Разрешено | | | Флаг DMA прерывания | | | 0- Прерывание не ожидается 1- Ожидается прерывание | | | Разрешение DMA прерывания | | | 0- Запрещено 1- Разрешено | | | Прекращение DMA переносов. Этот бит показывает, что DMA | DMAABORT | | перенос был прерван NMI прерыванием. | 0- DMA перенос не прерывался 1- DMA перенос был прерван NMI прерыванием | | | Запрос DMA. Программно управляемый старт DMA. Бит | | | DMAREQ сбрасывается автоматически. | 0- Нет DMA старта 1- Старт DMA |
DMAxSA, регистр адреса источника DMA DMAxSAx
[стр.Начало] [стр.1] [стр.2] [стр.3] [стр.4] [стр.5] [стр.6] [стр.7] [стр.8] [стр.9] [стр.10] [стр.11] [стр.12] [стр.13] [стр.14] [стр.15] [стр.16] [стр.17] [стр.18] [стр.19] [стр.20] [стр.21] [стр.22] [стр.23] [стр.24] [стр.25] [стр.26] [стр.27] [стр.28] [стр.29] [стр.30] [стр.31] [стр.32] [стр.33] [стр.34] [стр.35] [стр.36] [стр.37] [стр.38] [стр.39] [стр.40] [стр.41] [стр.42] [стр.43] [стр.44] [стр.45] [стр.46] [стр.47] [стр.48] [стр.49] [стр.50] [стр.51] [стр.52] [стр.53] [стр.54] [стр.55] [стр.56] [стр.57] [стр.58] [стр.59] [стр.60] [стр.61] [стр.62] [стр.63] [стр.64] [стр.65] [стр.66] [стр.67] [стр.68] [стр.69] [стр.70] [стр.71] [стр.72] [стр.73] [стр.74] [стр.75] [стр.76] [стр.77] [стр.78] [стр.79] [стр.80] [стр.81] [стр.82] [стр.83] [стр.84] [стр.85] [стр.86] [стр.87] [стр.88] [стр.89] [стр.90] [стр.91] [стр.92] [стр.93] [стр.94] [стр.95] [стр.96] [стр.97] [стр.98] [стр.99] [стр.100] [стр.101] [стр.102] [стр.103] [стр.104] [стр.105] [стр.106] [стр.107] [стр.108] [стр.109] [стр.110] [стр.111] [стр.112] [стр.113] [стр.114] [стр.115] [стр.116] [стр.117] [стр.118] [стр.119] [стр.120]
|